華秋PCB
高可靠多層板制造商
華秋SMT
高可靠一站式PCBA智造商
華秋商城
自營現(xiàn)貨電子元器件商城
PCB Layout
高多層、高密度產(chǎn)品設(shè)計(jì)
鋼網(wǎng)制造
專注高品質(zhì)鋼網(wǎng)制造
BOM配單
專業(yè)的一站式采購解決方案
華秋DFM
一鍵分析設(shè)計(jì)隱患
華秋認(rèn)證
認(rèn)證檢測無可置疑
首頁>技術(shù)中心>詳情
PCB設(shè)計(jì)技術(shù)會對下面三種效應(yīng)都產(chǎn)生影響:
1. 靜電放電之前靜電場的效應(yīng)。
2. 放電產(chǎn)生的電荷注入效應(yīng)。
3. 靜電放電電流產(chǎn)生的場效應(yīng)。
但是,主要是對第三種效應(yīng)產(chǎn)生影響。下面的討論將針對第三條所述的問題給出設(shè)計(jì)指南。
通常,源于接收電路之間的場耦合可以通過下列方式之一減小:
1. 在源端使用濾波器以衰減信號。
2. 在接收端使用濾波器以衰減信號。
3. 增加距離以減小耦合。
4. 降低源和/或接收電路的天線效果以減小耦合。
5. 將接收天線與發(fā)射天線垂直放置以減小耦合。
6. 在接收天線與發(fā)射天線之間加屏蔽。
7. 減小發(fā)射及接收天線的阻抗來減小電場耦合。
8. 增加發(fā)射或接收天線之一的阻抗來減小磁場耦合。
9. 采用一致的、低阻抗參考平面(如同多層PCB設(shè)計(jì)所提供的)耦合信號,使它們保持共模方式。
在具體PCB設(shè)計(jì)中,如電場或磁場占主導(dǎo)地位,應(yīng)用方法7和8就可以解決。然而,靜電放電一般同時產(chǎn)生電場和磁場,這說明方法7將改善電場的抗擾度,但同時會使磁場的抗擾度降低。方法8則與方法7帶來的效果相反。所以,方法7和8并不是完善的解決方案。不管是電場還是磁場,使用方法1 ~ 6與9都會取得一定的效果,但PCB設(shè)計(jì)的解決方法主要取決于方法3 ~ 6和9的綜合使用。
上一篇:PCB抄板詳細(xì)步驟
下一篇:PCB中鋪銅作用
自定義數(shù)量數(shù)量需為50的倍數(shù),且大于10㎡
近期更新
查看全部>
新聞中心
掃描二維碼咨詢客戶經(jīng)理
關(guān)注華秋電路官方微信
實(shí)時查看最新訂單進(jìn)度
聯(lián)系我們:
工作時間:
PCB設(shè)計(jì)技術(shù)會對下面三種效應(yīng)都產(chǎn)生影響:
1. 靜電放電之前靜電場的效應(yīng)。
2. 放電產(chǎn)生的電荷注入效應(yīng)。
3. 靜電放電電流產(chǎn)生的場效應(yīng)。
但是,主要是對第三種效應(yīng)產(chǎn)生影響。下面的討論將針對第三條所述的問題給出設(shè)計(jì)指南。
通常,源于接收電路之間的場耦合可以通過下列方式之一減小:
1. 在源端使用濾波器以衰減信號。
2. 在接收端使用濾波器以衰減信號。
3. 增加距離以減小耦合。
4. 降低源和/或接收電路的天線效果以減小耦合。
5. 將接收天線與發(fā)射天線垂直放置以減小耦合。
6. 在接收天線與發(fā)射天線之間加屏蔽。
7. 減小發(fā)射及接收天線的阻抗來減小電場耦合。
8. 增加發(fā)射或接收天線之一的阻抗來減小磁場耦合。
9. 采用一致的、低阻抗參考平面(如同多層PCB設(shè)計(jì)所提供的)耦合信號,使它們保持共模方式。
在具體PCB設(shè)計(jì)中,如電場或磁場占主導(dǎo)地位,應(yīng)用方法7和8就可以解決。然而,靜電放電一般同時產(chǎn)生電場和磁場,這說明方法7將改善電場的抗擾度,但同時會使磁場的抗擾度降低。方法8則與方法7帶來的效果相反。所以,方法7和8并不是完善的解決方案。不管是電場還是磁場,使用方法1 ~ 6與9都會取得一定的效果,但PCB設(shè)計(jì)的解決方法主要取決于方法3 ~ 6和9的綜合使用。
上一篇:PCB抄板詳細(xì)步驟
下一篇:PCB中鋪銅作用