電子產業一站式服務平臺

技術中心
首頁>技術中心>詳情
利用 Cadence Allegro PCB SI進行SI仿真分析
主站蜘蛛池模板:
亚洲福利片
|
都市激情国产
|
久草久|
国产精品一区二区在线观看
|
男女爱爱视频免费
|
日韩不卡一区二区三区
|
91精品国产91久久久久久吃药
|
中文字幕亚洲一区二区三区
|
91免费视频观看
|
网站毛片
|
亚洲高清一区二区三区
|
一区二区三区无码高清视频
|
亚洲一区二区免费视频
|
91在线视频播放
|
无毛av|
午夜爽爽爽
|
一级黄色片日本
|
日韩一区二区视频
|
亚洲精品专区
|
欧美日本精品
|
久久久999国产
|
亚洲精品在线成人
|
欧美大片免费高清观看
|
国产精国产精品
|
中文字幕高清在线
|
国产精品视频免费
|
欧美成人a∨高清免费观看
国产99久久
|
91久久综合
|
久久精品一级
|
欧美综合视频
|
精品久久久久久国产
|
欧美成人高清视频
|
毛片在线播放网站
|
狠狠爱天天操
|
午夜寂寞少妇aaa片毛片
|
婷婷国产精品
|
黄篇免费观看
|
91久久精品日日躁夜夜躁国产
|
国产成人99久久亚洲综合精品
|
欧美成人激情
|
免费午夜视频
|
本文主要針對高速電路中的信號完整性分析,利用 Cadence Allegro PCB SI 工具進行信號完整性(SI)分析。
目錄
一、 高速數字電路的基本知識
1.1 高速電路的定義
1.2 高速 PCB 的設計方法
1.3 微帶線與帶狀線
1.4 常見的高速數字電路
1.4.1 ECL(Emitter Coupled Logic) 射級耦合電路
1.4.2 CML(Current Mode Logic) 電流模式電路
1.4.3 GTL(Gunning Transceiver Logic) 電路
1.4.4 TTL(Transistor Transistor Logic) 電路
1.4.5 BTL(BackPlane Transceiver Logic) 電路
1.5 信號完整性
1.4.1 反射(Reflection )
1.4.2 串擾(Crosstalk )
1.4.3 過沖(Overshoot )與下沖(Undershoot )
1.4.4 振鈴(Ringring )
1.4.5 信號延遲(Delay)
二、 信號完整性分析和仿真流程
2.1 SpecctraQuest interconnect Designer 的性能簡介
2.2 SpectraQuest(PCB SI) 仿真流程
三、 仿真前的準備
3.1 IBIS 模型
3.1.1 IBIS 模型介紹
3.1.2 IBIS 模型的獲取方法
3.1.2 驗證 IBIS 模型
3.2 預布局
3.3 電路板設置要求(Setup Advisor )
3.3.1 疊層設置(Edit Cross-section )
3.3.2 設置 DC 電壓值(Identify DC Nets )
3.3.3 器件設置(Device Setup )
3.3.4 SI 模型分配(SI Model Assignment )
四、 約束驅動布局
4.1 預布局提取和仿真
4.1.2 預布局拓撲提取分析
4.1.3 執行反射仿真
4.1.4 反射仿真測量
4.2 設置和添加約束
4.2.1 運行參數掃描
4.2.2 為拓撲添加約束
4.2.3 分析拓撲約束
五、 布線后仿真
5.1 后仿真
5.2 反射仿真
5.2.1 設置參數
5.2.2 指定要仿真的網絡
5.2.3 執行仿真
5.3 綜合仿真
5.4 串擾仿真
5.5 Simultaneous Switching Noisie 仿真
5.6 多析仿真
六、 參考文獻
......
更多內容:點擊下載
下一篇:利用 Cadence Allegro PCB SI進行SI仿真分析