搜索
基于信號(hào)完整性分析的高速PCB設(shè)計(jì)信號(hào)完整性是指電路系統(tǒng)中信號(hào)的質(zhì)量。如果在要求的時(shí)間內(nèi),信號(hào)能夠不失真地從源端傳送到接收端,就稱該信號(hào)是完整的。隨著半導(dǎo)體工藝的迅猛發(fā)展、IC開(kāi)關(guān)輸出速度的提高,信號(hào)完整性問(wèn)題(包括信號(hào)過(guò)沖與下沖、振鈴、反射、串?dāng)_、地彈等)已成為高速PCB設(shè)計(jì)必須關(guān)注的問(wèn)題之一...
2014/09/19
9159
基于高速PCB互連設(shè)計(jì)中的測(cè)試技術(shù)講解PCB互連設(shè)計(jì)技術(shù)包括測(cè)試、仿真以及各種相關(guān)標(biāo)準(zhǔn),其中測(cè)試是驗(yàn)證各種仿真分析結(jié)果的方法和手段。優(yōu)秀的測(cè)試方法和手段是保證PCB互連設(shè)計(jì)分析的必要條件,對(duì)于傳統(tǒng)的信號(hào)波形測(cè)試,主要應(yīng)當(dāng)關(guān)注的是探頭引線的長(zhǎng)度...
2014/09/18
7998
高速高密度PCB設(shè)計(jì)的關(guān)鍵技術(shù)與進(jìn)展與傳統(tǒng)的PCB設(shè)計(jì)相比,高速高密度PCB設(shè)計(jì)有若干關(guān)鍵技術(shù)問(wèn)題,需要開(kāi)發(fā)新的設(shè)計(jì)技術(shù),有很多理論問(wèn)題和技術(shù)問(wèn)題尚待深入研究。同時(shí),對(duì)高速高密度PCB要求越來(lái)越高,使高速高密度PCB設(shè)計(jì)不斷面臨新的問(wèn)題;大量相關(guān)研究成果的不斷出現(xiàn),推動(dòng)高速高密度PCB設(shè)計(jì)技術(shù)不斷發(fā)展
2014/09/18
6375
PCB設(shè)計(jì)中的問(wèn)題解析怎樣調(diào)整走線的拓?fù)浼軜?gòu)來(lái)提高信號(hào)的完整性?這種網(wǎng)絡(luò)信號(hào)方向比較復(fù)雜,因?yàn)閷?duì)單向,雙向信號(hào),不同電平種類信號(hào),拓樸影響都不一樣,很難說(shuō)哪種拓樸對(duì)信號(hào)質(zhì)量有利。而且作前仿真時(shí),采用何種拓樸對(duì)工程師要求很高,要求對(duì)電路原理,信號(hào)類型,甚至布線難度等都要了解...
2014/09/18
5609
淺談PCB的阻抗控制隨著電路設(shè)計(jì)日趨復(fù)雜和高速,如何保證各種信號(hào)(特別是高速信號(hào))完整性,也就是保證信號(hào)質(zhì)量,成為難題。此時(shí),需要借助傳輸線理論進(jìn)行分析,控制信號(hào)線的特征阻抗匹配成為關(guān)鍵,不嚴(yán)格的阻抗控制,將引發(fā)相當(dāng)大的信號(hào)反射和信號(hào)失真,導(dǎo)致設(shè)計(jì)失敗。常見(jiàn)的信號(hào),如PCI總線、PCI-E總線、USB、以太網(wǎng)、DDR內(nèi)存、LVDS信號(hào)等,均需要進(jìn)行阻抗控制....
2014/09/18
7803