技術中心
減少無法加工的風險,解密生產制造,了解行業規范和術語,提升行業技能
PCB設計中的電源信號完整性的考慮?在電路設計中,一般我們很關心信號的質量問題,但有時我們往往局限在信號線上進行研究,而把電源和地當成理想的情況來處理,雖然這樣做能使問題簡化,但在高速設計中,這種簡化已經是行不通的了...
2014-09-12
5644
電路板設計過程中采用差分信號線布線的優勢和布線布線非常靠近的差分信號對相互之間也會互相緊密耦合,這種互相之間的耦合會減小EMI發射,差分信號線的主要缺點是增加了PCB的面積,本文介紹電路板設計過程中采用差分信號線布線的布線策略...
2014-09-12
5282
高速PCB設計的信號完整性問題?隨著器件工作頻率越來越高,高速PCB設計所面臨的信號完整性等問題成爲傳統設計的一個瓶頸,工程師在設計出完整的解決方案上面臨越來越大的挑戰。盡管有關的高速仿真工具和互連工具可以幫助設計師解決部分難題,但高速PCB設計也更需要經驗的不斷積累及業界間的深入交流...
2014-09-12
5946
PCB混合信號的分區設計如何降低數字信號和模擬信號間的相互干擾呢?在設計之前必須了解電磁兼容(EMC)的兩個基本原則:第一個原則是盡可能減小電流環路的面積;第二個原則是系統只采用一個參考面
2014-09-12
5032
PCB抄板信號的隔離技術?PCB抄板信號隔離技術是使數字或模擬信號在發送時不存在穿越發送和接收端之間屏障的電流連接。這允許發送和接收端外的地或基準電平之差值可以高達幾千伏,并且防止可能損害信號的不同地電位之間的環路電流
2014-09-12
5864